Cyclone III Development Board

Страница на сайте производителя: http://www.altera.com/products/devkits/altera/kit-cyc3.html.

cyclone3-devkit.jpg

Сигналы

Некоторые сигналы из описания платы.

В документации Описание Уровень На схеме Ножка Cyclone III
S1 Кнопка общего назначения - - - - USER_PB3 AA12
S2 Кнопка общего назначения - - - - USER_PB2 AH3
S3 Кнопка общего назначения - - - - USER_PB1 AC12
S4 Кнопка общего назначения - - - - USER_PB0 AD7
S5 Кнопка сброса процессора - - - - CPU_RESETn T21
D26 Светодиод общего назначения 1.8V USER_LED7 AF19
D27 Светодиод общего назначения 1.8V USER_LED6 AG19
D28 Светодиод общего назначения 1.8V USER_LED5 AC17
D29 Светодиод общего назначения 1.8V USER_LED4 AE15
D30 Светодиод общего назначения 1.8V USER_LED3 AD19
D31 Светодиод общего назначения 1.8V USER_LED2 AF18
D32 Светодиод общего назначения 1.8V USER_LED1 AE20
D33 Светодиод общего назначения 1.8V USER_LED0 AD15
D12 Светодиод TX порта HSMC A 1.8V HSMA_TX_LED AA3
D14 Светодиод RX порта HSMC A 1.8V HSMA_RX_LED AE1
D13 Светодиод TX порта HSMC B 1.8V HSMB_TX_LED D28
D15 Светодиод RX порта HSMC B 1.8V HSMB_RX_LED F26

HSMC Debug Header

В наборе также поставляется небольшая плата ‘HSMC Debug Header Breakout Board’. Она выводит на разъём 2×20 набор сигналов, который можно использовать для подключения осциллографа, анализатора сигналов или дополнительных интерфейсов. Я использую её на порту HSMC A (с левой стороны).

Левый ряд Правый ряд В документации Описание Уровень На схеме Ножка Cyclone III
40 HSM_D37 Clock in LVDS или 2.5V HSMA_CLK_IN_P1 Y2
38 HSM_D35 I/O data bit 35 LVDS или 2.5V HSMA_RX_D_N7 R1
36 HSM_D33 I/O data bit 33 LVDS или 2.5V HSMA_RX_D_P7 R2
34 HSM_D31 I/O data bit 31 LVDS или 2.5V HSMA_RX_D_N6 U5
33 HSM_D29 I/O data bit 29 LVDS или 2.5V HSMA_RX_D_P6 U6
30 HSM_D27 I/O data bit 27 LVDS или 2.5V HSMA_RX_D_N5 U1
28 HSM_D25 I/O data bit 25 LVDS или 2.5V HSMA_RX_D_P5 U2
26 HSM_D23 I/O data bit 23 LVDS или 2.5V HSMA_RX_D_N4 V1
24 HSM_D21 I/O data bit 21 LVDS или 2.5V HSMA_RX_D_P4 V2
22 HSM_D19 I/O data bit 19 LVDS или 2.5V HSMA_RX_D_N3 W1
20 HSM_D17 I/O data bit 17 LVDS или 2.5V HSMA_RX_D_P3 W1
18 HSM_D15 I/O data bit 15 LVDS или 2.5V HSMA_RX_D_N2 U4
16 HSM_D13 I/O data bit 13 LVDS или 2.5V HSMA_RX_D_P2 U3
14 HSM_D11 I/O data bit 11 LVDS или 2.5V HSMA_RX_D_N1 Y3
12 HSM_D9 I/O data bit 9 LVDS или 2.5V HSMA_RX_D_P1 Y4
10 HSM_D7 I/O data bit 7 LVDS или 2.5V HSMA_RX_D_N0 AB1
8 HSM_D5 I/O data bit 5 LVDS или 2.5V HSMA_RX_D_P0 AB2
6 HSM_D3 I/O data bit 3 2.5V HSMA_D3 AC5
4 HSM_D1 I/O data bit 1 2.5V HSMA_D1 AF2
2 HSM_CLKIN0 Clock in 1.8 HSMA_CLK_IN0 AG14
39 HSM_D36 Clock out LVDS или 2.5V HSMA_CLK_OUT_P1 G6
37 HSM_D34 I/O data bit 34 LVDS или 2.5V HSMA_TX_D_N7 M1
35 HSM_D32 I/O data bit 32 LVDS или 2.5V HSMA_TX_D_P7 M2
33 HSM_D30 I/O data bit 30 LVDS или 2.5V HSMA_TX_D_N6 U5
31 HSM_D28 I/O data bit 28 LVDS или 2.5V HSMA_TX_D_P6 U6
29 HSM_D26 I/O data bit 26 LVDS или 2.5V HSMA_TX_D_N5 P1
27 HSM_D24 I/O data bit 24 LVDS или 2.5V HSMA_TX_D_P5 P2
25 HSM_D22 I/O data bit 22 LVDS или 2.5V HSMA_TX_D_N4 M7
23 HSM_D20 I/O data bit 20 LVDS или 2.5V HSMA_TX_D_P4 M8
21 HSM_D18 I/O data bit 18 LVDS или 2.5V HSMA_TX_D_N3 R4
19 HSM_D16 I/O data bit 16 LVDS или 2.5V HSMA_TX_D_P3 R3
17 HSM_D14 I/O data bit 14 LVDS или 2.5V HSMA_TX_D_N2 T3
15 HSM_D12 I/O data bit 12 LVDS или 2.5V HSMA_TX_D_P2 T4
13 HSM_D10 I/O data bit 10 LVDS или 2.5V HSMA_TX_D_N1 V3
11 HSM_D8 I/O data bit 8 LVDS или 2.5V HSMA_TX_D_P1 V4
9 HSM_D6 I/O data bit 6 LVDS или 2.5V HSMA_TX_D_N0 R6
7 HSM_D4 I/O data bit 4 LVDS или 2.5V HSMA_TX_D_P0 R7
5 HSM_D2 I/O data bit 2 2.5V HSMA_D2 AE3
3 HSM_D0 I/O data bit 0 2.5V HSMA_D0 AB6
1 HSM_CLKOUT0 Clock out 1.8 HSMA_CLK_OUT0 Y7

 
proj/mips/cyclone3.txt · Последние изменения: 2012/04/02 20:39 vak
 
Copyright (C) 1996-2013 Serge Vakulenko
serge@vak.ru